找到 “ 作业评审” 相关内容 条
  • 全部
  • 默认排序

晶振需要走内差分处理2.SDRAM数据线低八位和高八位需要分开创建class,分别进行等长3.注意数据线之间等长需要满足3W规则4.地址线也需要满足3W规则5.滤波电容靠近管脚放置,尽量保证一个管脚一个6.数据线等长误差建议+-25,mil

邮件-AD-Daniel-Mian_CORE-VB作业评审

晶振布局需要调整2.焊盘出线不规范3.USB这对差分走线需要耦合,对内等长误差5mil4.没有添加USB控90的class,创建差分对5.vbut属于电源信号,走线需要加粗6.此处不满足载流以上评审报告来源于凡亿教育邮件公益作业评审如需了解

邮件-AD-STM32F103最小系统板-4层作业评审

数据线一组只有9根线,其他信号不要添加进来,高八位少一根LDQM12.数据线和地址线建议添加一根最少20mil的地线进行隔开3.过孔里存在多余的线头4.地址线分组错误,有电阻几根网络也需要添加进来进行一起等长,还有时钟信号5.走线需要从焊盘

90天全能特训班17期AD-Amusing-1SDRAM-作业评审

1.485需要走内差分处理2.跨接器件旁边尽量多打地过孔,间距建议2mm3.晶振下面尽量不要走线4.差分走线不满足间距规则以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https

90天全能特训班16期AD-Dong-达芬奇-作业评审

1,输入电容靠近管脚放置2.反馈路劲从最后一个电容后面取样3.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊4.跨接器件旁边尽量多打地过孔5走线不要有任意角度,尽量从焊盘中心出线6.铺铜和走线选择一种即可7.pcb上存在d

邮件-洛雨-K4002011-V0.3-作业评审

数据线分组错误2.地址线分组错误3.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊4.走菊花链的结构,等长应该是BGA到SDRAM,然后再从SDRAM到FLASH5.相邻焊盘是同网络的,不能直接相连,需要先连接焊盘之后在进

邮件-342741053-mian-core-V1.0-作业评审

跨接器件旁边尽量多打地过孔2.此处为电源网络,线宽需要加粗3.确认一下此处是否满足载流,线宽尽量一致4.晶振下面不要走线5.差差分之外,其他的信号都需要加粗到20mil6.器件摆放不要挡住1脚标识7.注意等长线之间需要满足3W规则,与时钟信

90天全能特训班17期pads- CZS-千兆网口-作业评审

地缘信号走线需要加粗处理,尽量满足载流2.SD卡需要靠近板框放置3.SD卡信号线需要进行等长处理,误差300mil4.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊5.晶振需要走内差分,并包地处理,在地线上均匀的打上地过孔

邮件-2514828285-STM32最小系统-作业评审

1.模拟数字连接处电容要多打孔加大载流。 2.走线避免锐角,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.电源模块输入应该从F1-C31-U4.4pin;要f1连接到c31到u4.4脚在到1脚。4.电源模块输出路径应该铺铜或走线加粗多

立创EDA梁山派-刺猬作业评审报告

模拟信号尽量一字型布局,并单根包地2.锯齿状等长不能超过线距的2倍3.网口除差分信号外,其他都需要加粗到20mil4.电感所在层的内部需要挖空处理5.反馈路劲需要从电容后面取样6.注意数据线直接拿等长需要满足3W规则7.地址线之间也需要满足

90天全能特训班15期allegro-WJF-达芬奇-作业评审